021-80120081
免费服务热线
新闻动态
当前位置:首页/新闻动态
比科奇Picocom使用Cadence Palladium Emulation硬件仿真平台,加速5G通信系统级芯片开发
2021-08-31

  中国上海,2021年8月18日——楷登电子(美国Cadence公司,NASDAQ:CDNS)今日宣布,比科奇Picocom已部署Cadence®Palladium®Enterprise Emulation Platform硬件仿真加速平台,用于加快其面向5G开放式无线接入网(RAN)应用的系统级芯片(SoC)的验证和Pre-Silicon软件验证。借助Palladium Emulation Platform,比科奇Picocom加快了硬件和软件集成过程,与使用RTL仿真相比,其仿真速度提高了1000倍。

 


  Palladium Emulation Platform硬件仿真加速平台,支持比科奇可以在硅片完成之前就在RISC-V内核上搭建系统软件的启动环境。借助Palladium Emulation Platform,比科奇实现了快速、可预测的编译,并能够快速对设计进行调试。


  比科奇还利用Palladium动态功耗分析(DPA)功能、Cadence Joules™RTL Power Solution和Cadence Voltus™IC Power Integrity Solution来识别、捕获和分析功耗活动,满足其功耗预算要求。为了进行高效的接口测试,比科奇应用Cadence SpeedBridge®适配器进行PCI Express®(PCIe®)4.0、USB 3.0和以太网的测试。此外,比科奇的国际工程师团队还利用了Palladium Emulation Platform的远程可访问性,实现无缝合作,验证他们的设计。


  “开发5G应用的竞争十分激烈,因此我们必须以最快的速度提供最佳产品,同时以最高速度工作。”比科奇Picocom公司总裁Peter Claydon表示,“我们正在对5G NR RAN进行硬件仿真,其中时隙长度通常为0.5毫秒,大多数情况下,我们需要仿真多个时隙,而Palladium Emulation平台让我们能够在几分钟内完成。Cadence Palladium Emulation Platform极大地提高了团队效率,事实证明这项投入绝对物有所值。”

 


  Palladium Enterprise Emulation Platform是Cadence Verification Suite验证套件的一部分,支持公司的智能系统设计(Intelligent System Design™)战略,旨在实现卓越的系统级芯片设计。Cadence Verification Suite由核心引擎和验证架构技术组成,可提高验证吞吐量和设计质量,满足各种应用和垂直细分市场的验证要求。


  转载自Cadence楷登微信公众号


  上海搏嵌电子技术有限公司(英文:Shanghai BoardChain Electronics Technology Co.,Ltd.)是Cadence官方授权代理商,在PCB设计、IC设计、封装设计、系统分析、模拟仿真等方面为客户提供高效的技术解决方案和专业的研发工具,欢迎致电咨询:400-0519-668。